1. 首页
  2. 安全技术
  3. 网络攻防
  4. EDA/PLD中的基于FPGA和IP Core的定制缓冲管理的实现

EDA/PLD中的基于FPGA和IP Core的定制缓冲管理的实现

上传者: 2020-11-06 18:32:48上传 PDF文件 259.81KB 热度 12次
随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片来完成。在很多情况下NP芯片、TM芯片、交换网芯片无法选用同一家厂商的芯片,这时定制TM成为了成本最低、系统最优化的方案,一般采用FPGA来实现,TM的常规结构如图1所示。 图1 TM的常规结构图 目前主流的TM接口均为SPI4-P2接口形式,SPI4-P2接口信号速率高,TCCS(Chan nel-to-channel skew,数据通道的抖动,包含时钟的抖动)难以控制,在常规情况下
用户评论