1. 首页
  2. 移动开发
  3. Symbian
  4. EDA/PLD中的基于FPGA的恒温晶振频率校准系统的设计

EDA/PLD中的基于FPGA的恒温晶振频率校准系统的设计

上传者: 2020-11-06 04:00:43上传 PDF文件 277.47KB 热度 20次
摘 要: 为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进行高精度测量,缩短了频率校准时间。同时在FPGA内部使用PicoBlaze嵌入式软核处理器监控系统状态,并配合滑动平均滤波法对测量得到的时间间隔数据实时处理,有效地抑制了GPS秒脉冲波动对频率校准的影响。 三维大地电磁勘探技术是以面元为单位,多分量采集站为中心
用户评论