1. 首页
  2. 编程语言
  3. Python
  4. 0.6 V CMOS轨至轨运算放大器

0.6 V CMOS轨至轨运算放大器

上传者: 2020-10-28 07:12:23上传 PDF文件 199.6KB 热度 30次
为适应低压低功耗设计的应用,设计了一种超低电源电压的轨至轨CMOS运算放大器。采用N沟道差分对和共模电平偏移的P沟道差分对来实现轨至轨信号输入。当输入信号的共模电平处于中间时,P沟道差分对的输入共模电平会由共模电平偏移电路降低,以使得P沟道差分对工作。采用对称运算放大器结构,并结合电平偏移电路来构成互补输入差分对。采用0.13 μm的CMOS工艺制程,在0.6 V电源电压下,HSp-ice模拟结果表明,带1O pF电容负载时,运算放大器能实现轨至轨输入,其性能为:功耗390μW,直流增益60 dB,单位增益带宽22 MHz,相位裕度80°。
用户评论