1. 首页
  2. 区块链
  3. 比特币
  4. DSP中的Altera: FPGA集成硬核浮点DSP

DSP中的Altera: FPGA集成硬核浮点DSP

上传者: 2020-10-28 07:08:39上传 PDF文件 93.08KB 热度 21次
1 FPGA浮点运算推陈出新 以往FPGA在进行浮点运算时,为符合IEEE 754标准,每次运算都需要去归一化和归一化步骤,导致了极大的性能瓶颈。因为这些归一化和去归一化步骤一般通过FPGA中的大规模桶形移位寄存器实现,需要大量的逻辑和布线资源。通常一个单精度浮点加法器需要500个查找表(LUT),单精度浮点要占用30%的LUT,指数和自然对数等更复杂的数学函数需要大约1000个LUT。因此随着DSP算法越来越复杂,FPGA性能会明显劣化,对占用80%~90%逻辑资源的FPGA会造成严重的布线拥塞,阻碍FPGA的快速互联,最终会影响时序收敛。 为解决以上问题, 2010年Altera在DS
用户评论