1. 首页
  2. 课程学习
  3. C++/C
  4. 基于多路并行DDS的快跳频信号发生器设计实现

基于多路并行DDS的快跳频信号发生器设计实现

上传者: 2020-10-28 06:14:44上传 PDF文件 541.38KB 热度 10次
针对新型干扰功率大、频带宽、样式多等特点,采用相干快跳频体制可提高无线通信系统抗干扰能力。为满足相干快跳体制中跳频信号载波相位严格连续的需求,基于多路并行的直接频率合成(DDS)技术,利用FPGA+DAC的硬件平台,设计并实现了一种快跳频信号发生器,并通过实际测试,验证了其性能特性符合设计需求。
用户评论