基于FPGA的四通道视频缩放引擎的研究及设计 上传者:80229李 2020-10-28 05:32:39上传 PDF文件 414.78KB 热度 12次 设计了一种可实现4路视频信号缩放和帧率转换的电路架构。视频信号依次经过缩小模块、帧率转换模块以及放大模块,有效地减少了帧率转换对存储器带宽的需求。帧率变换模块采用输入和输出自适应调整的算法,同时在缩小模块采用加权均值算法,而放大模块则采用四点双三次插值算法。在满足视频放大质量要求的基础上,避免了采用过于复杂算法而消耗过多的FPGA资源,有效地解决了视频放大算法实现视频缩小时原始图像信息量丢失导致图像失真的问题。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论 80229李 资源:445 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com