1. 首页
  2. 课程学习
  3. 3G/移动开发
  4. 一种基于FPGA的慢门限恒虚警处理电路

一种基于FPGA的慢门限恒虚警处理电路

上传者: 2020-10-28 04:48:41上传 PDF文件 183.29KB 热度 10次
雷达信号的检测多是在干扰背景下进行,如何从干扰中提取目标信号,不仅要求有一定的信噪比,而且必需有恒虚警处理设备。恒虚警处理是雷达信号处理的重要组成部分,慢门限恒虚警处理主要是针对接收机热噪声,文中介绍一种基于FPGA嵌入式设计的慢门限恒虚警处理电路,给出了仿真模型及仿真结果,并已将其用于某检测器中,取得了良好的经济效益。
下载地址
用户评论