PCB技术中的优化PCB布线减少串扰的解决方案
导读:设计人员必须小心的规划 PCB 的高速串行信号走线,以便尽可能减少线对间串扰,防止信道传输对数据造成破坏,本文介绍了优化信号布线以显着减少串扰的方法。 I.序言 如今,各种便携式计算设备都应用了密集的印刷电路板(PCB)设计,并使用了多个高速数字通信协议,例如 PCIe、USB 和 SATA,这些高速数字协议支持高达 Gb 的数据吞吐速率并具有数百毫伏的差分幅度。 入侵(aggressor)信号与受害(victim)信号出现能量耦合时会产生串扰,表现为电场或磁场干扰。电场通过信号间的互电容耦合,磁场则通过互感耦合。 方程式(1)和(2)分别是入侵信号对受害信号的感
用户评论