1. 首页
  2. 信息化
  3. 电子商务
  4. 基于FPGA的实时中值滤波器硬件实现

基于FPGA的实时中值滤波器硬件实现

上传者: 2020-10-28 03:35:21上传 PDF文件 270.38KB 热度 12次
针对高清图像在中值滤波预处理过程中排序量多、速度慢的特点,提出适合邻域图像并行处理机的分块存储方法。在流水线结构下,1个时钟周期可以并行处理32个3×3邻域的中值滤波运算,实现了高速、实时的1 920×1 080灰度图像中值滤波器。
下载地址
用户评论