1. 首页
  2. 移动开发
  3. webOS
  4. 基于AVR和CPLD编程的高速数据采集存储系统设计

基于AVR和CPLD编程的高速数据采集存储系统设计

上传者: 2020-10-28 02:52:24上传 PDF文件 301.99KB 热度 15次
对于一个成型的探测系统而言,通常都是有采集储存部分的,无论是电信号、光信号、声音信号、磁信号等在被探测器接收到后大部分都需要转化为数字信号传给处理器才能完成分析、判断的过程。对于需要高速采集并存储的系统,在基于CPLD、AVR等控制高速ADC、储存等技术的基础上,本文设计低成本、高速采集存储的硬件实现。 1 系统总体设计方案 系统利用ATmegal62作为主控制器,CPLD用于产生控制时序,二者相结合协调进行数据的采集与传输控制。图1给出其系统总体设计方案框图。 数据采集系统的工作原理是:模拟量信号经过传感器后转化成电压量,通过ADC将模拟量转换为数字量,而后进行传输存储和处理。在
用户评论