基于FPGA的猝发多脉冲产生系统设计与实现 上传者:serializablemrli 2020-10-27 22:46:33上传 PDF文件 265KB 热度 17次 脉冲功率装置在猝发工作方式下各个子系统需要按照一定的脉冲时序协调工作,其控制系统需要实现较好的时刻控制功能。介绍了一种基于FPGA的猝发多脉冲产生系统,可以通过上位机监控界面设定猝发脉冲参数,经由RS232串口通信协议将数据下载到FPGA控制器进行解析存储,并可以产生对应的猝发脉冲信号。系统可输出2路猝发多脉冲信号,猝发脉冲串个数1~5个可调,猝发脉冲串间隔1~200 s可调,猝发脉冲串内部脉冲个数1~5个可调,猝发脉冲串内部脉冲频率1~100 Hz可调,猝发脉冲串内部脉冲宽度等参数可以调节。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论 serializablemrli 资源:851 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com