1. 首页
  2. 移动开发
  3. MeeGo
  4. 基于V5的3.125G串行传输系统的设计与验证[图]

基于V5的3.125G串行传输系统的设计与验证[图]

上传者: 2020-10-27 21:34:33上传 PDF文件 347.79KB 热度 9次
随着电子系统的不断发展,芯片间以及板间的数据传输需求也在不断增长,传统的单端并行数据传输模式早已不能满足现在高带宽应用的要求。USB 3.0、SATA 3.0、PCI-E 2.0等新串行规范的发布以及更高速的串并/并串转换单元(SERDES)芯片的推出更是引起了业界对高速差分串行数据传输的无限憧憬。为了解决下一代无线通信基站中多天线(MIMO)信号处理所带来的巨大数据吞吐量要求,本文基于Virtex-5 FPGA的GTP单元给出了一种在高级电信计算架构(ATCA)机箱内实现单对差分线进行3.125Gbps串行传输的设计方案。
用户评论