1. 首页
  2. 信息化
  3. 电子商务
  4. 高输出频率GPS接收机FPGA优化设计

高输出频率GPS接收机FPGA优化设计

上传者: 2020-10-27 17:21:11上传 PDF文件 311.24KB 热度 9次

高输出频率GPS接收机FPGA优化设计原创性声明声明:本论文《高输出频率GPS接收机FPGA优化设计》是作者在导师的指导下进行的研究工作及取得的研究成果。除文中已经注明引用的内容外,不包含其他人已经发表或撰写过的研究成果高输出频率GPS接收机FPGA优化设计李英飞,丁继成1,赵琳1(哈尔滨工程大学自动化学院,黑龙江哈尔滨150001)(1.指导老师)摘要:为使DSP芯片有充裕的资源和时间用于复杂的导航计算,输出高频率的解算结果,论文通过资源优化,只采用FPGA逻辑电路实现了GPS信号的捕获、跟踪、帧同步、卫星自动搜索、伪距信息生成等基带处理功能,并整理了电文、历书、伪距信息、多普勒频移的格式,方便传输。实验表明,论文提出的实现方案可行有效,定位频率可达100Hz。关键字:相干积分;滤波器调整;帧同步;伪距生成中文分类号:TN965.5文献标识码:BOptimizationofFPGA-basedHigh-outputFrequencyGPSReceiverLIYingFei,DINGJiCheng,ZHAOLin(CollegeofAutomation,HarbinEngineeringUniversity,Harbin150001,China)Abs

用户评论