1. 首页
  2. 行业
  3. 教育
  4. EDA/PLD中的基于CPLD技术的看门狗电路设计

EDA/PLD中的基于CPLD技术的看门狗电路设计

上传者: 2020-10-27 17:18:37上传 PDF文件 128.12KB 热度 16次
随着现代电子技术的发展,带有各种微处理的现代电子设备已广泛应用于国民生产的各行各业中。但随着设备功能越来越强大,程序结构越来越复杂,指令代码越来越长,加之现场工作环境的干扰,设备失控,程序"走飞",各功能模块"死机"的概率也同样成倍地增加。对此,常见的解决方法是在电路设计时放置一片硬件看门狗(Watchdog)电路,其目的是在系统"走死"后能强制系统复位并返回初始化程序。随着CPLD器件被广泛应用于各种仪器、仪表设备的设计中,而且CPLD几乎可模拟任何一种逻辑电路,所以,现在在设计时已完全没有必要再放置一片独立的看门狗器件,而完全可以将硬件看门狗电路整合于CPLD器件中,从而节省成本,降低系统
用户评论