1. 首页
  2. 移动开发
  3. 其他
  4. 针对FPGA优化的高分辨率时间数字转换阵列电路

针对FPGA优化的高分辨率时间数字转换阵列电路

上传者: 2020-10-27 17:01:51上传 PDF文件 232.97KB 热度 19次
介绍一种针对FPGA优化的时间数字转换阵列电路。利用FPGA片上锁相环对全局时钟进行倍频与移相,通过时钟状态译码的方法解决了FPGA中延迟的不确定性问题,完成时间数字转换的功能。在Altera公司的FPGA上验证表明,本时间数字转换阵列可达1.73 ns的时间分辨率。转换阵列具有占用资源少,可重用性高,可以作为IP核方便地移植到其他设计中。
下载地址
用户评论