1. 首页
  2. 跨平台
  3. Weex
  4. 嵌入式系统/ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现(二)

嵌入式系统/ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现(二)

上传者: 2020-10-27 16:32:02上传 PDF文件 313.73KB 热度 7次
相关资料: 基于FPGA的音乐硬件演奏电路设计与实现(一) 3 系统的方案实现 3.1 各模块仿真及描述 notetabs作为音符rom的地址发生器,此模块中设置了一个8位2进制计数器,频率为4hz,即为4个音符一秒时间四四拍的4分音符。notetabs计数器计数器按4hz时钟频率做加法计数,当stop为高电平时停止加法运算,而当change可设置rom中数据的跳转,rom通过toneindex[30]端口输向tonetaba模块。乐曲就演奏起来了。 由图6 sperkera仿真波形可以看出,当clk输入时钟频率为12mhz时,输出端信号clk输出的频
用户评论