1. 首页
  2. 数据库
  3. SQLite
  4. 探讨VHDL设计中信号与变量的区别及赋予初始值的技巧

探讨VHDL设计中信号与变量的区别及赋予初始值的技巧

上传者: 2020-10-27 12:46:11上传 PDF文件 80KB 热度 11次
在VHDL程序设计中,可以充分利用信号或变量的系统默认值,来灵活实现设计目标。本文从应用的角度举例说明了VHDL设计中信号与变量的区别,以及正确的使用方法,并介绍了为信号或变量赋予初始值的技巧。 概述 随着集成电路技术的发展,用传统的方法进行芯片或系统设计已不能满足要求,迫切需要提高设计效率,因此能大大降低设计难度的VHDL设计方法被越来越广泛地采用。用VHDL语言设计系统的主要方法是:设计者根据VHDL的语法规则,对系统目标的逻辑行为进行描述,然后通过综合工具进行电路结构的综合、编译、优化,通过仿真工具进行逻辑功能仿真和系统时延的仿真,最后把设计的程序下载到芯片中,成功地实现系统功能
用户评论