1. 首页
  2. 信息化
  3. IT管理
  4. 基于高速嵌入式系统的信号完整性分析

基于高速嵌入式系统的信号完整性分析

上传者: 2020-10-27 12:26:53上传 PDF文件 355.25KB 热度 17次
提高信号完整性、减小串扰和反射是高速电路系统设计能否成功的关键。本文基于以ARM1176JZF-S S3C6410为核处理器的嵌入式开发系统,对高速电路进行了研究。通过信号完整性仿真分析,解决了DDR SDRAM差分时钟信号的反射问题和视频输出信号的串扰问题。
用户评论