1. 首页
  2. 操作系统
  3. Unix
  4. 基于VHDL的MTM总线主模块有限状态机设计

基于VHDL的MTM总线主模块有限状态机设计

上传者: 2020-08-29 20:25:43上传 PDF文件 380.75KB 热度 16次
为了能够更简洁严谨地描述MTM总线的主模块有限状态机的状态转换,同时减少FPGA芯片功耗,提高系统稳定性,文中在分析MTM总线结构和主模块有限状态机模型的基础上,基于VHDL语言采用"单进程"式对该有限状态机进行了设计,并在QuartusII开发软件中实现了对语言代码的编译及程序的时序仿真和功能仿真;通过对仿真波形图的分析验证了该状态机设计的正确性和有效性。
用户评论