1. 首页
  2. 移动开发
  3. 其他
  4. 基于Altera浮点IP核实现浮点矩阵相乘运算的改进设计

基于Altera浮点IP核实现浮点矩阵相乘运算的改进设计

上传者: 2020-08-21 04:02:45上传 PDF文件 112.37KB 热度 17次
嵌入式计算作为新一代计算系统的高效运行方式,应用于多个高性能领域,如阵列信号处理、核武器模拟、计算流体动力学等。在这些科学计算中,需要大量的浮点矩阵运算。而目前已实现的浮点矩阵运算是直接使用VHDL语言编写的浮点矩阵相乘处理单元[1],其关键技术是乘累加单元的设计,这样设计的硬件,其性能依赖于设计者的编程水平。此外,FPGA厂商也推出了一定规模的浮点矩阵运算IP核[2],虽然此IP核应用了本厂家的器件,并经过专业调试和硬件实测,性能稳定且优于手写代码,但仍可对其进行改进,以进一步提高运算速度。
用户评论