基于FPGA的高频率ADC的实现
模数转换器的实现 一个简单的模数转换器可以通过添加一个简单的RC电路至FPGA或CPLD的LVDS输入来实现。RC网络在LVDS输入的一端,模拟输入则在另一端。LVDS输入将作为一个简单的模拟比较器,如果模拟输入电压高于RC网络的电压,将输出数字“1”。通过改变RC电路的输入电压(来自FPGA/CPLD的通用输出),LVDS比较器可用于分析模拟输入电压,以创建一个准确的数字表示。 模拟至数字控制模块可以用多种方式实现,取决于模拟输入的频率、所需的分辨率和可用的逻辑资源。用简单的逐次逼近寄存器可以处理低频信号。一旦构建了数字信号,就可以对数字输出进行可选的过滤,以去除任何由于系统
用户评论