1. 首页
  2. 移动开发
  3. 其他
  4. 基于FPGA和CPLD数字逻辑实现ADC技术

基于FPGA和CPLD数字逻辑实现ADC技术

上传者: 2020-08-09 11:26:52上传 PDF文件 86.55KB 热度 15次
与数字逻辑相连接时,ADC是一种常用的模拟功能块,例如,FPGA或CPLD连接至模拟传感器的现实世界时,ADC是不可或缺的。本文将阐述采用莱迪思半导体公司的参考设计和演示板来实现低频率(DC至1K Hz)和高频率(高达50K Hz)ADC。针对每种设计的应用示例,即网络交换机中的系统监控器和语音通信系统中的频率检测将在文中验证。
下载地址
用户评论