Quartus II 15.0中仿真DDR2 IP核 上传者:qq_91353 2020-08-06 03:07:16上传 PDF文件 83.15KB 热度 46次 仿真还是在Altera 最新的开发套件Quartus II 15.0中进行。首先创建工程,我将工程命名为DDR2_SIM,器件选择我比较熟悉的EP4CE10F17C8,仿真工具选择modelsim – altera ,语言为Verilog。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论