1. 首页
  2. 移动开发
  3. 其他
  4. Quartus II 15.0中仿真DDR2 IP核

Quartus II 15.0中仿真DDR2 IP核

上传者: 2020-08-06 03:07:16上传 PDF文件 83.15KB 热度 21次
仿真还是在Altera 最新的开发套件Quartus II 15.0中进行。首先创建工程,我将工程命名为DDR2_SIM,器件选择我比较熟悉的EP4CE10F17C8,仿真工具选择modelsim – altera ,语言为Verilog。
用户评论