1. 首页
  2. 移动开发
  3. 其他
  4. 设计PCB时抗静电放电(ESD)的方法

设计PCB时抗静电放电(ESD)的方法

上传者: 2020-08-05 03:18:29上传 PDF文件 77.14KB 热度 17次
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。
用户评论