1. 首页
  2. 移动开发
  3. 其他
  4. 以太网到多路E1适配电路设计及FPGA实现

以太网到多路E1适配电路设计及FPGA实现

上传者: 2020-07-27 03:44:16上传 DOC文件 177KB 热度 16次
在开发过程中由于采用高级硬件编程语言→编程器件的设计实现过程,大大缩短了开发周期,增加了硬件设计的灵活性和可移植性,也避免了专用集成电路设计的高风险。采用逻辑仿真与后时序仿真相结合的验证方法,基本可以保证设计的可靠性。基于上述优点,这种开发方式在中小指集成电路开发中已得到广泛的应用。 尤其是近年来,硬件方面伴随着微电子工艺的迅速发展,编程器件的集成度正在成倍增长,越来越多的ASIC单元如微处理器、专用接口等嵌入编程器件中,使其适用范围更广。
用户评论