1. 首页
  2. 课程学习
  3. 嵌入式
  4. FPGA+DSP的高速AD采集处理开发详解.pdf

FPGA+DSP的高速AD采集处理开发详解.pdf

上传者: 2020-07-21 16:45:08上传 PDF文件 2.51MB 热度 12次
案例说明 1.Kintex-7 FPGA使用SRIO IP核作为Initiator,通过AD9613模块采集AD数据。AD9613采样率为250MSPS,双通道12bit,12bit按照16bit发送,因此数据量为16bit * 2 * 250M = 8Gbps; 2.AD数据通过SRIO由Kintex-7发送到C6678 DSP(Target)的0x0C3F0000~0x0C3F7FFF的地址空间,数据量为32KByte,使用SWRITE方式,期间每传16KByte数据后就发送一个DOORBELL信息,让C6678做乒乓处理。Kintex-7通过SRIO与C6678连接,共4个lane,每个
下载地址
用户评论