1. 首页
  2. 数据库
  3. 其它
  4. 一种PCI总线仲裁器的设计与实现

一种PCI总线仲裁器的设计与实现

上传者: 2021-02-21 23:51:17上传 PDF文件 200.09KB 热度 12次
摘要:以自行研制开发的PCI高速总线背板为背景,系统地论述了PCI总线的仲裁机制、总线的缺省占用、仲裁信号协定及优先级仲裁算法,给出了采用EPLD实现仲裁器功能的编程设计。 随着VLSI/ULSI技术的发展,可编程逻辑器件EPLD/FPGA越来越受到人们的青睐,由于它具有集成度高、速度快、开发周期短、费用低、用户可定义功能及可重复编程和擦写等许多优点,其应用领域不断扩大。这些器件的灵活性和通用性使得它们已成为研制和开发复杂数字系统的理想选择。 在PCI总线技术规范的基础上,采用EPLD实现了高速PCI总线背板中多主控设备的总线仲裁。 1 PCI总线的仲裁机制 PCI总线仲裁是基
用户评论
码姐姐匿名网友 2018-12-29 16:12:31

我给满分加油加油哦

码姐姐匿名网友 2018-12-29 16:12:31

学习学习,还不错

码姐姐匿名网友 2018-12-29 16:12:31

注册unauthorized

david491152908 2018-12-29 16:12:31

有一定帮助

码姐姐匿名网友 2018-12-29 16:12:31

没怎么看 不过我用环信写好了

码姐姐匿名网友 2018-12-29 16:12:31

还没集成,应该不错