1. 首页
  2. 课程学习
  3. 讲义
  4. 8位5级流水无cache实验CPU课程设计(有8ram和无ram两种代码均可运行)

8位5级流水无cache实验CPU课程设计(有8ram和无ram两种代码均可运行)

上传者: 2020-06-08 07:01:21上传 ZIP文件 2.29MB 热度 29次
参考《16位5级流水无cache实验CPU课程设计实验要求》文档及其VHDL代码,在理解其思想和方法的基础上,将其改造成8位的5级流水无cache的实验CPU,包括对指令系统、数据通路、各流水段模块、内存模块等方面的改造。利用VHDL语言编程实现,并在TEC-CA平台上进行仿真测试。为方便起见,后续16位5级流水无cache实验CPU简记为ExpCPU-16,而8位的则记为ExpCPU-8。 对于内存模块的改造,参考《计算机组成原理》课程综合实验的方法,独立设计一块8位的RAM。 (1)利用TEC-CA平台上的16位RAM来存放8位的指令和数据; (2)实现一条JRS指令,以便在符号标志位S=
用户评论
码姐姐匿名网友 2020-06-08 07:01:21

很好,实验帮了很大忙