1. 首页
  2. 编程语言
  3. 硬件开发
  4. CM3_FPGA SoC_Design_Flow.pdf

CM3_FPGA SoC_Design_Flow.pdf

上传者: 2020-06-03 13:38:17上传 PDF文件 4.87MB 热度 15次
执行SoC设计流程:大致是先在Vivado和SDK导入ARMCortex-M3的IP;然后开始Vivado BlockDesign搭建;利用SDK导出BSP;在Keil上进行C开发并编译;执行交叉编译流程,生成比特流载入FPGA开发板上
用户评论