1. 首页
  2. 课程学习
  3. 讲义
  4. 实验二存储器实验.docx

实验二存储器实验.docx

上传者: 2020-03-24 13:50:01上传 DOCX文件 290.96KB 热度 55次
QuartusⅡ是Altera在21世纪初推出的FPGA/CPLD开发集成环境,它提供了一种与结构无关的设计环境,使设计者能方便地进行设计输入、快速处理和器件编程。QuartusⅡ提供的多平台设计能够满足各种特定的设计需要,其设计工具完全支持VHDL、Verilog语言的设计流程,并具备仿真功能。此外,QuartusⅡ与MATLAB和DSPBuilder结合,可以进行基于FPGA的DSP系统开发或NiosⅡ部件开发。 QuartusⅡ具有模块化的编译器,编译器包括的功能模块有分析/综合器(Analysis&Synthesis)、适配器(Fitter)、装配
下载地址
用户评论