SOC的数字信号发生器的设计
利用分散器件或单片专用集成电路来设计信号发生器是传统的实现方法,存在着较多弊端,不能很好满足开发和使用上的要求。而直接数字频率合成技术是新一代的频率合成技术,采用了模块化结构,有很多其它频率合成技术所不及的优越性能,在现代频率合成技术中居于主流地位。另外可编程逻辑器件是近些年迅速发展起来的一种新型集成电路,集成度高,功能强大。电子系统设计者可以借助硬件描述语言编程实现所需的硬件电路功能,而不必过多思量具体的电路连接,是当前设计数字系统的主要硬件基础。本设计的核心内容是基于Altera公司的FPGA芯片,通过硬件描述语言VHDL编程描述各个功能模块,由开发工具软件QuartusII实现编译、仿真、配置FPGA等一系列操作,并结合必要的外围数模转换电路、控制电路、
下载地址
用户评论