1. 首页
  2. 编程语言
  3. 其他
  4. 论文研究基于ARMv4T架构指令集的乘法器设计.pdf

论文研究基于ARMv4T架构指令集的乘法器设计.pdf

上传者: 2019-09-26 18:41:39上传 PDF文件 386.97KB 热度 26次
针对硬件IP核的速度和面积两大性能指标,提出了基于可变执行周期的多周期乘法器设计思想,设计出一款适用于32位嵌入式微处理器的乘法器模块。该乘法器兼容ARMv4T架构的所有乘法指令,同时引入字节判断机制,可以根据操作数的特点在25个周期内执行完毕。采用Radix-4Booth编码,只需两级压缩树进行部分积压缩。乘加运算的基址寄存器数据作为部分积进入压缩树,节约了一个单独的执行周期。实验结果表明,该设计占用芯片资源少,且结构简单高效。
用户评论