1. 首页
  2. 课程学习
  3. 嵌入式
  4. 基于EDA技术的数字频率计设计

基于EDA技术的数字频率计设计

上传者: 2019-09-25 21:45:35上传 DOC文件 1.15MB 热度 18次
本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高,灵活性强等特点。
下载地址
用户评论
码姐姐匿名网友 2019-09-25 21:45:35

挺详细的,思路清晰