1. 首页
  2. 编程语言
  3. 硬件开发
  4. 基于FPGA的多种分频设计与实现

基于FPGA的多种分频设计与实现

上传者: 2019-09-09 18:15:20上传 DOC文件 171.5KB 热度 28次
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。
用户评论