1. 首页
  2. 行业
  3. 嵌入式
  4. 基于ARM+FPGA的GPS接收机设计

基于ARM+FPGA的GPS接收机设计

上传者: 2019-12-26 23:57:43上传 PDF文件 632KB 热度 40次
针对GPS接收机在民用和军事领域的重要应用,设计了一种基于ARM+FPGA的GPS接收机。接收机的射频前端采用GP2015芯片,基带处理部分采用ARM9内核的AT91SAM9261芯片和CycloneII系列的EP2C70F672I8芯片。同时阐述来接收机的软件设计,包括捕获引擎、跟踪引擎、解调电文,定位解算等。该接收机通过现场实验定位精度为6m(经度)/8m(纬度),动态性能达2000m/s,可以实现高动态导航定位,同时体积小,功耗低。更多还原
用户评论
码姐姐匿名网友 2019-12-26 23:57:43

就是框图还可以做一下参考,方案实现方式还是比较老套的。

码姐姐匿名网友 2019-12-26 23:57:43

就是一篇只有3页的论文,没有任何实现,没有参考价值。。。

码姐姐匿名网友 2019-12-26 23:57:43

怎么没有FPGA的实现呢,里面的程序是怎么样些的啊。怎么处理信号有人明日说清楚