PC至FPGA的简单通信示例——内包含命令行tcl及verilog工程文件
本人在QuartusII13.0的软件平台下运行成功,可以在主机端口进行命令行程序实现FPGA的数据读取和发送,在PC端的运行脚本是tcl。实际上VirtualJTAG编程是用于FPGA的开发调试的一种工具,这里当作通信举例。step1:解压文件,简历QuartusII的一个Project;step2:编译,并且配置相应的硬件开发平台工具,时钟是关键,LED是用来指示演示效果的。step3:下载sof文件到DE2开发板;step4:运行命令行程序my_jtag_command.cmd;step5:读懂命令行的内容提示。先选择USB-blaster硬件编号1,然后任意敲打数字0~9,会在命令行中看到从FPGA读入的数字。说明:发出的数字会
下载地址
用户评论