基于FPGA的高速图像采集系统设计 上传者:爱吃滴加菲猫 2019-07-07 03:46:13上传 DOCX文件 467.83KB 热度 50次 FPGA控制单元采用A1tera公司CycloneII系列的EP2C5F256C6,主要由4个部分组成——主控模块、CMOS传感器接口、RAM控制器以及EZ—USB接口控制器。传感器接口负责完成SCCB时序控制,RAM控制器用于实现RAM读写与刷新操作的时序,USB接口模块完成主控模块与EZ—USB之间的数据读写;而主控模块负责对从EZ—USB部分接收过来的上位机命令进行解析,解析完命令后产生相应的信号控制各个对应模块,如CMOS传感器传输的图像格式、RAM的读写方式、突发长度等。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 码姐姐匿名网友 2019-07-07 03:46:13 解释的很到位,对初学者的启发很大。 码姐姐匿名网友 2019-07-07 03:46:13 很好的一篇图像采集的论文。主要讨论如何解决SDRAM读写时序问题。 发表评论 爱吃滴加菲猫 资源:9 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com
解释的很到位,对初学者的启发很大。
很好的一篇图像采集的论文。主要讨论如何解决SDRAM读写时序问题。