1. 首页
  2. 编程语言
  3. 硬件开发
  4. 基于FPGA的高速图像采集系统设计

基于FPGA的高速图像采集系统设计

上传者: 2019-07-07 03:46:13上传 DOCX文件 467.83KB 热度 50次
FPGA控制单元采用A1tera公司CycloneII系列的EP2C5F256C6,主要由4个部分组成——主控模块、CMOS传感器接口、RAM控制器以及EZ—USB接口控制器。传感器接口负责完成SCCB时序控制,RAM控制器用于实现RAM读写与刷新操作的时序,USB接口模块完成主控模块与EZ—USB之间的数据读写;而主控模块负责对从EZ—USB部分接收过来的上位机命令进行解析,解析完命令后产生相应的信号控制各个对应模块,如CMOS传感器传输的图像格式、RAM的读写方式、突发长度等。
下载地址
用户评论
码姐姐匿名网友 2019-07-07 03:46:13

解释的很到位,对初学者的启发很大。

码姐姐匿名网友 2019-07-07 03:46:13

很好的一篇图像采集的论文。主要讨论如何解决SDRAM读写时序问题。