用QuartusII与FPGA设计等精度频率计
这个设计是自己通过找资料(现已经包括在里面了,还包括了我的设计报告)自行设计的。频率测量范围在1Hz~1MHz精度达到0.01%。本文介绍了一种同步测周期计数器的设计,并基于该计数器设计了一个高精度的数字频率计。文中给出了计数器的VHDL编码,并对频率计的FPGA实现进行了仿真验证,给出了测试结果。同时在分析了等精度测频在实现时存在的问题的基础上,介绍了一种基于自适应分频法的频率测量技术,可达到简化测量电路、提高系统可靠性、实现高精度和宽范围测量的目的。希望对读者有帮助。
下载地址
用户评论
这个整理的很详尽,但运行的时候出错了,我还在找原因
还可以,对我有所帮助。
不错有点用
对我的毕业设计帮助很大
不错是不错,就是太复杂了点,不过还是谢了!!
还好,比较有借鉴意义
看起来有点无头绪
东西很多就是太难 看不懂
希望能给出源程序,不错的参考资源
很好的 毕业设计很有用