1. 首页
  2. 编程语言
  3. 硬件开发
  4. FPGA设计频谱仿真实现

FPGA设计频谱仿真实现

上传者: 2019-05-31 13:55:21上传 ZIP文件 217.34MB 热度 40次
在Vivado环境下,调用1024点FFT核,利用乘法器计算I路和Q路的平方,求和;调用cordic核开根号,计算得到信号的幅度谱。使用Systemverilog语言设计testbench。仿真验证了采样率100MHz,40M带宽的线性调频信号的频谱输出
用户评论
码姐姐匿名网友 2019-05-31 13:55:21

差评,无法下载还扣了积分