FPAG的十分频 上传者:wj_wangjun 2019-05-31 11:49:07上传 7Z文件 2.12KB 热度 46次 其实就是时钟信号每翻转十次,分频电路翻转一次。这个用加法器就能实现了。时钟接到加法器的时钟信号上,原始时钟信号每翻转一次,加法器计数一次,加法器计数到10(10还是5.记不清。反正就是倍频。),你让输出信号翻转就可以了,这样输出信号就是10分频。所以只要一个加法器,和一个检测电路,每当检测到加法器输出为10的时候,让D触发器翻转一次就可以了,同时让加法器清零。再计满十次再翻转。至于检测电路就简单啦,10嘛,就是1010啦,一个与门结第二位和最高位。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论 wj_wangjun 资源:2 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com