1. 首页
  2. 编程语言
  3. 硬件开发
  4. FPAG的十分频

FPAG的十分频

上传者: 2019-05-31 11:49:07上传 7Z文件 2.12KB 热度 46次
其实就是时钟信号每翻转十次,分频电路翻转一次。这个用加法器就能实现了。时钟接到加法器的时钟信号上,原始时钟信号每翻转一次,加法器计数一次,加法器计数到10(10还是5.记不清。反正就是倍频。),你让输出信号翻转就可以了,这样输出信号就是10分频。所以只要一个加法器,和一个检测电路,每当检测到加法器输出为10的时候,让D触发器翻转一次就可以了,同时让加法器清零。再计满十次再翻转。至于检测电路就简单啦,10嘛,就是1010啦,一个与门结第二位和最高位。
下载地址
用户评论