1. 首页
  2. 编程语言
  3. 硬件开发
  4. 基于 FPGA的快速中值滤波算法

基于 FPGA的快速中值滤波算法

上传者: 2019-05-25 11:48:50上传 PDF文件 270.55KB 热度 41次
针对传统中值滤波算法排序量多、速度慢的缺点,提出了一种基于FPGA的中值滤波快速算法。充分利用两个相邻滤波窗口中的相关排序信息,随着一列新像素的移入,同时更新已有的排序信息,从而完成中值滤波理。该算法将每个窗口查找中值的比较次数降到很低,达到了快速抑制噪声及保持图像细节的目的。
用户评论
码姐姐匿名网友 2019-05-25 11:48:50

没有代码,可惜

码姐姐匿名网友 2019-05-25 11:48:50

还行,可以参考下

码姐姐匿名网友 2019-05-25 11:48:50

一般,可以读读

码姐姐匿名网友 2019-05-25 11:48:50

楼主写过代码吗?用verilog