基于VHDL语言的8位RISC-CPU设计 上传者:田攀 2019-05-19 12:28:35上传 DOC文件 609KB 热度 70次 基于VHDL的RISC设计在现代电路设计中,经常需要嵌入特定功能的CPU。在FPGA中实现这样的CPU,具有高速、灵活等优点。RISC是最通用的处理器结构,PowerPCTM、ARMTM和MIPSTM是其中的代表。本论文拟利用VHDL语言,完成一种简易的RISC的设计,并利用FPGA实现。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论