1. 首页
  2. 编程语言
  3. 硬件开发
  4. 反应计时器设计+毫秒计时器+延时计数器模块(Verilog)

反应计时器设计+毫秒计时器+延时计数器模块(Verilog)

上传者: 2019-05-16 14:44:00上传 RAR文件 3.55MB 热度 45次
实验简介:手眼协调是一种眼睛和手一起工作执行一项任务的能力,反应计时器电路能够测量一个人在看见一种视觉刺激后,手的响应有多快。实验要求:1.基本部分(1)电路有三个输入按键:clear,start和stop,使用一个LED作为视觉刺激指示灯,在七段数码管上显示相应的信息。(2)当按下clear键时,电路回到初始状态,七段数码管给出一个初始显示,同时LED指示灯熄灭。(3)当按下start键,七段数码管熄灭,固定间隔一段时间(时长不做规定,例如3s)之后,LED指示灯点亮,计时器开始计数。计时器每1ms加1,它的值以XXX的格式显示在数码管上。(4)被测试者看到LED指示灯点亮后,立即按下
下载地址
用户评论