基于FPGA双口RAM应用实例
基于FPGA双口RAM应用实例利用传统方法设计的高速数据采集系统由于集成度低、电路复杂,高速运行电路干扰大,电路可靠性低,难以满足高速数据采集工作的要求。应用FPGA可以把数据采集电路中的数据缓存、控制时序逻辑、地址译码、总线接口等电路全部集成进一片芯片中,高集成性增强了系统的稳定性,为高速数据采集提供了理想的解决方案。下面以一个高速数据采集系统为例介绍双端口RAM的应用。
下载地址
用户评论
不是code,是应用类文章,不过可以参考设计用。
算是一篇应用文档,介绍思路的,不是我以为的verilog源码。不过还是对我有点帮助
是介绍双端ram应用的,不是code
非常有用值得参考
确实是介绍双端口ram的使用的,一开始也以为是相关Verilog代码呢,不过看看别人的设计思想也是能提高自己的
后面的设计代码只是测试用的,没有实际的代码啊