1. 首页
  2. 编程语言
  3. 硬件开发
  4. 基于FPGA来完成直接数字频率合成器(DDS)的设计

基于FPGA来完成直接数字频率合成器(DDS)的设计

上传者: 2019-05-13 07:54:15上传 DOC文件 7.8MB 热度 33次
该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。
下载地址
用户评论
码姐姐匿名网友 2019-05-13 07:54:15

不错,有参考价值。