基于FPGA的可配置脉冲发生器的设计与实现 上传者:iMei Kai 2019-05-02 16:36:04上传 RAR文件 155.99KB 热度 48次 该设计的频率和脉冲占空比都可变,且由外部输入引脚进行配置;其中可变周期(00表示40ms、01表示80ms、10表示120ms、11表示400ms),可变占空比(1/256~255/256);最终在Cyclone系列FPGA进行验证,满足要求。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 码姐姐匿名网友 2019-05-02 16:36:04 这个资料对我帮助很大 码姐姐匿名网友 2019-05-02 16:36:04 我很喜欢这个资料 发表评论
这个资料对我帮助很大
我很喜欢这个资料