1. 首页
  2. 编程语言
  3. 硬件开发
  4. 直方图均衡化的Verilog实现,FPGA上实测可用。

直方图均衡化的Verilog实现,FPGA上实测可用。

上传者: 2019-04-28 18:37:13上传 ZIP文件 15.89KB 热度 59次
这是我用Matlab的HDLCoder工具,然后结合Altera的CycloneII芯片FPGA视频图像开发平台仿真调试,这是最终版的源代码。为省去大家纠结的痛苦,请注意:pixelin是像素输入;x_in,y_in分别是像素点坐标位置;clkenble是时钟使能;width,height分别是图像的宽和高;pixelout是输入像素点对应的均衡化因子,用它*255/(width*height)就是均衡化后的像素值;
下载地址
用户评论
码姐姐匿名网友 2019-04-28 18:37:13

好好学习学习

码姐姐匿名网友 2019-04-28 18:37:13

资源挺好的。

码姐姐匿名网友 2019-04-28 18:37:13

好资源,值得用用

码姐姐匿名网友 2019-04-28 18:37:13

没下成功,重新下

码姐姐匿名网友 2019-04-28 18:37:13

这个是做数字电路设计的好帮手,我现在已经不搞这个了。但是,还要谢谢分享。

码姐姐匿名网友 2019-04-28 18:37:13

东西还可以,就是有点贵了。。。

码姐姐匿名网友 2019-04-28 18:37:13

在慢慢学习,希望有用

码姐姐匿名网友 2019-04-28 18:37:13

感谢了 是一个新的方法

码姐姐匿名网友 2019-04-28 18:37:13

借鉴学习下,谢谢

码姐姐匿名网友 2019-04-28 18:37:13

需要仔细看,多点注释就更好了。谢谢分享!