直方图均衡化的Verilog实现,FPGA上实测可用。 上传者:haha76525 2019-04-28 18:37:13上传 ZIP文件 15.89KB 热度 59次 这是我用Matlab的HDLCoder工具,然后结合Altera的CycloneII芯片FPGA视频图像开发平台仿真调试,这是最终版的源代码。为省去大家纠结的痛苦,请注意:pixelin是像素输入;x_in,y_in分别是像素点坐标位置;clkenble是时钟使能;width,height分别是图像的宽和高;pixelout是输入像素点对应的均衡化因子,用它*255/(width*height)就是均衡化后的像素值; 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 码姐姐匿名网友 2019-04-28 18:37:13 好好学习学习 码姐姐匿名网友 2019-04-28 18:37:13 资源挺好的。 码姐姐匿名网友 2019-04-28 18:37:13 好资源,值得用用 码姐姐匿名网友 2019-04-28 18:37:13 没下成功,重新下 码姐姐匿名网友 2019-04-28 18:37:13 这个是做数字电路设计的好帮手,我现在已经不搞这个了。但是,还要谢谢分享。 码姐姐匿名网友 2019-04-28 18:37:13 东西还可以,就是有点贵了。。。 码姐姐匿名网友 2019-04-28 18:37:13 在慢慢学习,希望有用 码姐姐匿名网友 2019-04-28 18:37:13 感谢了 是一个新的方法 码姐姐匿名网友 2019-04-28 18:37:13 借鉴学习下,谢谢 码姐姐匿名网友 2019-04-28 18:37:13 需要仔细看,多点注释就更好了。谢谢分享! 发表评论 haha76525 资源:5 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com
好好学习学习
资源挺好的。
好资源,值得用用
没下成功,重新下
这个是做数字电路设计的好帮手,我现在已经不搞这个了。但是,还要谢谢分享。
东西还可以,就是有点贵了。。。
在慢慢学习,希望有用
感谢了 是一个新的方法
借鉴学习下,谢谢
需要仔细看,多点注释就更好了。谢谢分享!