1. 首页
  2. 网络技术
  3. 系统集成
  4. 嵌入式系统/ARM技术中的低功耗单芯片高性能音频CODEC的设计

嵌入式系统/ARM技术中的低功耗单芯片高性能音频CODEC的设计

上传者: 2020-10-27 21:45:34上传 PDF文件 186.72KB 热度 12次
近年来随着主流工艺线宽的不断缩小到90nm以下,同时人们对数字音频回放的质量要求越来越高,集成在SOC内部的音频处理模块慢慢的转变为单芯片解决方案。这样就对单芯片音频CODEC的功耗,性能和功能提出了更高的要求。武汉光华芯科技有限公司针对移动便携的应用设计的低功耗音频CODEC CJC8988,特别适用于对低功耗要求比较高的应用领域如无线耳机,便携mp3等,其中ADC的功耗1mW, DAC的功耗0.5mW, 芯片带有四路麦克风输入和四路耳机输出。芯片采用成熟的0.18μ CMOS工艺,工作电压1.8V,成本低廉,整个芯片所有通路工作时的总功耗为9mW,录音和回放通路的信噪比大于96db, 总谐
下载地址
用户评论